Einführung in die FPGA-Programmierung mit VHDL

23.09.2023
Details in Beschreibung

Der Entwurf und die Modellierung digitaler Systeme hat sich in den letzten Dekaden stark gewandelt. Durch den Einsatz leistungsfähiger, programmierbarer Logikbausteine lassen sich Schaltungen entwickeln, die z.B. eine komplette CPU mit integrierter Peripherie auf nur einem Chip umfassen. Dieser Kurs bietet eine Einführung in die Hardware-Beschreibungssprache VHDL zum rechnergestützten Entwurf digitaler Systeme in Theorie und Praxis, wobei das freie Entwicklungssystem „Quartus“ von Altera mit dem FPGA Starter Developement Kit“ (DE10-Board) als Zielhardware genutzt wird.

Veranstal­tungs­ort

Hochschule Hannover

Campus Linden
Ricklinger Stadtweg 120
30459 Hannover Hannover
Raum 1A.3.40

Inhalte

- Programmierbare Logikbausteine
- Entwurf von digitalen Schaltnetzen in VHDL
- Entwurf von digitalen Schaltwerken in VHDL
- Simulation und Test von VHDL-Modellen (Testbench)
- Laboraufgaben zu den jeweiligen Themen

Termine

23.09.2023, 9:00 - 17:30 Uhr
30.09.2023, 9:00 - 17:30 Uhr
14.10.2023, 9:00 - 17:30 Uhr

Referent

Prof. Dr. Ernst Forgber
lehrt an der Hochschule Hannover an der Fakultät Elektro- und Informationstechnik. Er arbeitet auf den Gebieten Softwaretechnik, Echtzeitsysteme und Entwurf digitaler Systeme mit VHDL.

Kosten und Anmeldung

Die Kosten für die Weiterbildung betragen 980,00 €.
Bitte melden Sie sich verbindlich mittels des Anmeldevordruckes an.

Teilnehmerzahl: max. 8 Personen (begrenzt durch Laborplätze)!

Anmeldeschluss ist der 01.09.2023

Beratung & Anmeldung

Hochschule Hannover
HsH-Akademie
Christina Ahrberg
Blumhardtstr. 2
30625 Hannover
Telefon: 0511/9296-3320
E-Mail: weiterbildung(at)hs-hannover.de